基于FPGA/CPLD数字系统的设计举例

来源:本站
导读:目前正在解读《基于FPGA/CPLD数字系统的设计举例》的相关信息,《基于FPGA/CPLD数字系统的设计举例》是由用户自行发布的知识型内容!下面请观看由(电工学习网 - www.9pbb.com)用户发布《基于FPGA/CPLD数字系统的设计举例》的详细说明。
题目: 设计一个简易便携式计算器。
要求:

设计一个能执行加、减、乘除四则运算的简易计算器,其操作数用键盘输入,运算结果用4位数码管显示。

设计过程如下:
(1)拟订初步方案
:系统的总框图如下图

基于FPGA/CPLD数字系统的设计举例

(2)系统划分:将整个系统划分为5个子系统:运算、键盘、显示、电源、时钟。

基于FPGA/CPLD数字系统的设计举例

(3)子系统设计
子系统设计通常也采用自顶向下的设计方法。其核心为将一个子系统划分为控制器和受控部件两大部分。
(4)总系统设计
总系统是上述各子系统总合,用原理图很容易互连。通过仿真验证设计的正确性,如果正确,便可下载到芯片中使用。

提醒:《基于FPGA/CPLD数字系统的设计举例》最后刷新时间 2023-07-10 03:56:25,本站为公益型个人网站,仅供个人学习和记录信息,不进行任何商业性质的盈利。如果内容、图片资源失效或内容涉及侵权,请反馈至,我们会及时处理。本站只保证内容的可读性,无法保证真实性,《基于FPGA/CPLD数字系统的设计举例》该内容的真实性请自行鉴别。