时序逻辑电路的特点

来源:本站
导读:目前正在解读《时序逻辑电路的特点》的相关信息,《时序逻辑电路的特点》是由用户自行发布的知识型内容!下面请观看由(电工学习网 - www.9pbb.com)用户发布《时序逻辑电路的特点》的详细说明。

在数字电路理论中,时序逻辑电路是指电路任何时刻的稳态输出不仅取决于当前的输入,还与前一时刻输入形成的状态有关。这跟组合逻辑电路相反,组合逻辑的输出只会跟目前的输入成一种函数关系。换句话说,时序逻辑拥有储存元件(内存)来存储信息,而组合逻辑则没有。

从时序逻辑电路中,可以建出两种形式的有限状态机:

摩尔型有限状态机:输出只跟内部的状态有关。(因为内部的状态只会在时脉触发边缘的时候改变,输出的值只会在时脉边缘有改变)

米利型有限状态机:输出不只跟目前内部状态有关,也跟现在的输入有关系。

时序逻辑因此被用来建构某些形式的电脑的内存,延迟跟储存单元,以及有限状态自动机。大部分现实的电脑电路都是混用组合逻辑跟时序逻辑。

时序逻辑电路特点:

功能特点:电路在某采样周期内的稳态输出Y(n),不仅取决于该采样周期内的“即刻输入X(n)”,而且还与电路原来的状态Q(n)有关。(通常Q(n)记录了以前若干周期内的输入情况)

结构特点:除含有组合电路外,时序电路必须含有存储信息的有记忆能力的电路:触发器、寄存器、计数器等。

时序逻辑电路框图:


时序逻辑电路的特点

提醒:《时序逻辑电路的特点》最后刷新时间 2023-07-10 03:51:54,本站为公益型个人网站,仅供个人学习和记录信息,不进行任何商业性质的盈利。如果内容、图片资源失效或内容涉及侵权,请反馈至,我们会及时处理。本站只保证内容的可读性,无法保证真实性,《时序逻辑电路的特点》该内容的真实性请自行鉴别。