目前正在解读《用可编程逻辑器件(PLD)设计时序逻辑电路》的相关信息,《用可编程逻辑器件(PLD)设计时序逻辑电路》是由用户自行发布的知识型内容!下面请观看由(电工学习网 - www.9pbb.com)用户发布《用可编程逻辑器件(PLD)设计时序逻辑电路》的详细说明。
用可编程逻辑器件(PLD)设计时序逻辑电路 一、通用阵列逻辑器件GAL(Generic Array Logic)GAL器件特点:可重复编程至上万次,编程后的数据能保存20年以上。其电路结构在可编程“与或 ”阵列的基础上,增加了输出可编程的逻辑宏单元OLMC(Output Logic Micro Cell)电路。现以GAL16V8器件为例加以说明,GAL16V8部分电路:电路... 2014-12-26 用可编程逻辑器件(PLD)设计时序逻辑电路