三态输出“与非”门电路

来源:本站
导读:目前正在解读《三态输出“与非”门电路》的相关信息,《三态输出“与非”门电路》是由用户自行发布的知识型内容!下面请观看由(电工学习网 - www.9pbb.com)用户发布《三态输出“与非”门电路》的详细说明。

三态输出“与非”门电路与上述的“与非”门电路不同,它的输出端除出现高电平和低电平外,还可以出现第三种状态――高阻状态。

下图是TTL三态输出“与非”门电路及其图形符号。

三态输出“与非”门电路三态输出“与非”门电路

它与前节图比较,只多了二极管D,其中AB是输入端,E是控制端或称使能端(是另以“与非”门的输出端)。

当控制端E1时,三态门的输出状态决定于输入端A,B的状态,实现“与非”逻辑关系,即全“1”出“0”,由“0”出“1”。此时电路处于工作状态。当E0(约为0.3V)时,T1的基极电位约为1V,致使T2T5截止。同时,二极管D将T2的集电极电位钳位在1V,而使T4也截止。因为这时与输出端相联的两个晶体管T4T5都截止(不管输入端A,B的状态如何),所以输出端开路而处于高阻状态。

下表是三态输出“与非“门的逻辑状态表

控制端E输入端输出端Y
AB
1001
011
101
110
0××高阻
提醒:《三态输出“与非”门电路》最后刷新时间 2023-07-10 04:02:48,本站为公益型个人网站,仅供个人学习和记录信息,不进行任何商业性质的盈利。如果内容、图片资源失效或内容涉及侵权,请反馈至,我们会及时处理。本站只保证内容的可读性,无法保证真实性,《三态输出“与非”门电路》该内容的真实性请自行鉴别。

上一篇CMOS门电路

下一篇MOS门电路