图1 由与非门构成的基本RS触发器
/RD、/SD为触发器的两个输入端,/SD称为置位(或置1)端;/RD称复位(或置0)端。在标注字母上方加短杠,表示低电平信号有效。触发器还有两个输出端,两者的逻辑电平相反,以Q端为基准。如Q=1,则/Q=0。
从电路结构来看,因仅有两个输入端子,则输入有四种电平组合,在合适的信号作用下,触发器可以从一种稳态翻转至另一稳态。
当/SD=0,/RD=1时,触发器置1;
当/SD=1,/RD=0时,触发器置0;
当/SD=0,/RD=0时,出现输出竞争现象,为非法输入电平(正常应用时应避免出现这种情况);
当/SD=1,/RD=1时,输出保持不变。
综上所述,基本RS触发器具有置0、置1和保持功能;但输入信号不能同时为0,是具有约束条件的触发器。
导读:目前正在解读《由与非门构成的基本RS触发器电路图原理》的相关信息,《由与非门构成的基本RS触发器电路图原理》是由用户自行发布的知识型内容!下面请观看由(电工学习网 - www.9pbb.com)用户发布《由与非门构成的基本RS触发器电路图原理》的详细说明。
由两个与非门电路交叉耦合即构成基本的RS触发器,由于电路中G1、G2作用相同,习惯上用逻辑符号予以表示。
提醒:《由与非门构成的基本RS触发器电路图原理》最后刷新时间 2023-07-10 03:40:52,本站为公益型个人网站,仅供个人学习和记录信息,不进行任何商业性质的盈利。如果内容、图片资源失效或内容涉及侵权,请反馈至,我们会及时处理。本站只保证内容的可读性,无法保证真实性,《由与非门构成的基本RS触发器电路图原理》该内容的真实性请自行鉴别。