加法器和数值比较器

来源:本站
导读:目前正在解读《加法器和数值比较器》的相关信息,《加法器和数值比较器》是由用户自行发布的知识型内容!下面请观看由(电工学习网 - www.9pbb.com)用户发布《加法器和数值比较器》的详细说明。
1、半加器

1.只考虑两个一位二进制数的相加,而不考虑来自低位进位数的运算电路,称为半加器。 如在第i位的两个加数Ai和Bi相加,它除产生本位和数Si之外,还有一个向高位的进位数 。

输入信号:加数Ai,被加数Bi 。输出信号:本位和Si,向高位的进位Ci
2.真值表
根据二进制加法原则(逢二进一),得以下真值表。

输入

输出

Ai Bi

Si Ci

  • 0
  • 1

1 0

1 1

0 0

1 0

1 0

0 1

3.输出逻辑函数式为

加法器和数值比较器

4.逻辑电路和符号: 由一个异或门和一个与门组成。

加法器和数值比较器 加法器和数值比较器

2、全加器

1.不仅考虑两个一位二进制数相加,而且还考虑来自低位进位数相加的运算电路,称为全加器。

如在第i位二进制数相加时,被加数、加数和来自低位的进位数分别为Ai 、Bi 、Ci-1 ,输出本位和及向相邻高位的进位数为Si、Ci。因此,
输入信号:加数Ai、被加数Bi 、来自低位的进位Ci-1 。输出信号:本位和Si,向高位的进位Ci

2.真值表

输 入

输 出

Ai Bi Ci-1

Si Ci

0 0 0

0 0 1

0 1 0

0 1 1

1 0 0

1 0 1

1 1 0

1 1 1

0 0

1 0

1 0

0 1

1 0

0 1

0 1

1 1

3.Si和Ci的卡诺图

加法器和数值比较器加法器和数值比较器

4.逻辑函数表达式

采用圈0的方法化简,这时求得的反函数(与或式)为:

加法器和数值比较器
加法器和数值比较器

可求得Si和Ci的输出逻辑函数表达式(与或非式)为:

加法器和数值比较器

加法器和数值比较器

5.逻辑图和逻辑符号见下图:


加法器和数值比较器

图1全加器逻辑电路图和逻辑符号

3、数值比较器

用于比较两个数大小或相等的电路,称为数值比较器。

一、1位数值比较器

1.数值比较的含义 一位二进制数A和B进行比较的电路。比较结果有三种情况。
(1)A>B时,即A=1,B=0,这时,输出 加法器和数值比较器

(2)A<B时,即A=0,B=1,这时,输出 加法器和数值比较器

(3) A=B时,即A=B=0和A=B=1,这时 加法器和数值比较器

2.真值表:

A B

Y(A>B)

Y(A<B〕

YA=B

  • 0
  • 1

1 0

1 1

0

0

1

0

1

0

0

1

0

1

0

0

二、多位数值比较器

如两个4位二进制数 AA3A2A1A 0 BB3B2B 1B0 进行比较时,则需从高位到低位逐位进行比较。只有在高位相等时,才能进行低位的比较。当比较到某一位数值不等时,其结果便为两个 4位数的比较结果。

三、集成4位数值比较器:CC14585

加法器和数值比较器

图2 CC14585引脚排列图

提醒:《加法器和数值比较器》最后刷新时间 2023-07-10 03:53:22,本站为公益型个人网站,仅供个人学习和记录信息,不进行任何商业性质的盈利。如果内容、图片资源失效或内容涉及侵权,请反馈至,我们会及时处理。本站只保证内容的可读性,无法保证真实性,《加法器和数值比较器》该内容的真实性请自行鉴别。