VHDL原件声明及例化语句

来源:本站
导读:目前正在解读《VHDL原件声明及例化语句》的相关信息,《VHDL原件声明及例化语句》是由用户自行发布的知识型内容!下面请观看由(电工学习网 - www.9pbb.com)用户发布《VHDL原件声明及例化语句》的详细说明。

层次化设计

采用层次化设计的优点:

在一个设计组中,各个设计者可独立地以不同的设计文件设计不同的模块原件。

(1)各个模块可以被其他设计者共享,或备以后使用;

(2)层次设计可使系统设计模块化,便于移植,复用;

(3)层次设计可使系统设计周期更短,更易于实现。

元件声明

元件声明是对所调用的较低层次的实体模块(元件)的名称、类属参数、端口类型、数据类型的说明。

元件声明语句的格式:

component<component_name>

generic(

<generic_name> : <type> : = <value>;

<other generics>…

);

port(

<port_name> : <mode> <type>;

<other ports>…

);

endcomponent;

其中component_name为所要声明的元件的名字,generic()为元件的类属说明部分,port()为元件的端口说明部分。

元件声明累死实体声明(entity),可在以下部分声明元件:结构体(Architecture);程序包(Package);块(Block)。

被声明元件的来源:VHDL设计实体;其它设计实体;另外一种标准格式的文件。

提醒:《VHDL原件声明及例化语句》最后刷新时间 2023-07-10 03:51:46,本站为公益型个人网站,仅供个人学习和记录信息,不进行任何商业性质的盈利。如果内容、图片资源失效或内容涉及侵权,请反馈至,我们会及时处理。本站只保证内容的可读性,无法保证真实性,《VHDL原件声明及例化语句》该内容的真实性请自行鉴别。