74ls373引脚图,管脚图及真值表及工作原理

来源:本站
导读:目前正在解读《74ls373引脚图,管脚图及真值表及工作原理》的相关信息,《74ls373引脚图,管脚图及真值表及工作原理》是由用户自行发布的知识型内容!下面请观看由(电工学习网 - www.9pbb.com)用户发布《74ls373引脚图,管脚图及真值表及工作原理》的详细说明。

74ls373工作原理简述:

(1).1脚是输出使能(OE),是低电平有效,当1脚是高电平时,不管输入3、4、7、8、13、14、17、18如何,也不管11脚(锁存控制端,G)如何,输出2(Q0)、5(Q1)、6(Q2)、9(Q3)、12(Q4)、15(Q5)、16(Q6)、19(Q7)全部呈现高阻状态(或者叫浮空状态);

(2).当1脚是低电平时,只要11脚(锁存控制端,G)上出现一个下降沿,输出2(Q0)、5(Q1)、6(Q2)、9(Q3)、12(Q4)、15(Q5)、16(Q6)、19(Q7)立即呈现输入脚3、4、7、8、13、14、17、18的状态.

锁存端LE 由高变低时,输出端8 位信息被锁存,直到LE 端再次有效。 当三态门使能信号OE为低电平时,三态门导通,允许Q0~Q7输出,OE为高电平时,输出悬空。

74ls373引脚图

74ls373引脚图,管脚图及真值表及工作原理

74LS373真值表

下表是74LS373的真值表,表中:

E

G

功  能

0

0

直通Qi = Di

0

1

保持(Qi保持不变)

1

X

输出高阻

L——低电平;
H——高电平;
X——不定态;
Q0——建立稳态前Q的电平;
G——输入端,与8031ALE连高电平:畅通无阻低电平:关门锁存。图中OE——使能端,接地。
当G=“1”时,74LS373输出端1Q—8Q与输入端1D—8D相同;
当G为下降沿时,将输入数据锁存。

提醒:《74ls373引脚图,管脚图及真值表及工作原理》最后刷新时间 2023-07-10 04:10:35,本站为公益型个人网站,仅供个人学习和记录信息,不进行任何商业性质的盈利。如果内容、图片资源失效或内容涉及侵权,请反馈至,我们会及时处理。本站只保证内容的可读性,无法保证真实性,《74ls373引脚图,管脚图及真值表及工作原理》该内容的真实性请自行鉴别。