TTL边沿JK触发器电路结构和逻辑功能

来源:本站
导读:目前正在解读《TTL边沿JK触发器电路结构和逻辑功能》的相关信息,《TTL边沿JK触发器电路结构和逻辑功能》是由用户自行发布的知识型内容!下面请观看由(电工学习网 - www.9pbb.com)用户发布《TTL边沿JK触发器电路结构和逻辑功能》的详细说明。

同步触发方式存在空翻,为了克服空翻。边沿触发器只在时钟脉冲CP上升沿或下降沿时刻接收输入信号,电路状态才发生翻转,从而提高了触发器工作的可靠性和抗干扰能力,它没有空翻现象。边沿触发器主要有维持阻塞D触发器、边沿JK触发器、CMOS边沿触发器等。

以下各边沿触发器的具体电路不详细分析其工作原理,只简单了解即可。因为集成触发器的学习以应用时够用为度,不强调内部电路。

一、电路结构

逻辑符号中“J、K ”表示边沿触发输入。加小圆圈:表示下降沿有效触发,不加小圆圈:表示上升沿有效触发。

TTL边沿JK触发器电路结构和逻辑功能

图 边沿JK触发器

二、逻辑功能

Q n+1 =JQ n+ KQ n(CP下降沿有效)

式中: Q n为CP下降沿到来前的状态;Q n+1为CP下降沿到来后的状态。

提醒:《TTL边沿JK触发器电路结构和逻辑功能》最后刷新时间 2023-07-10 03:53:22,本站为公益型个人网站,仅供个人学习和记录信息,不进行任何商业性质的盈利。如果内容、图片资源失效或内容涉及侵权,请反馈至,我们会及时处理。本站只保证内容的可读性,无法保证真实性,《TTL边沿JK触发器电路结构和逻辑功能》该内容的真实性请自行鉴别。