集成逻辑电路正、负逻辑极性

来源:本站
导读:目前正在解读《集成逻辑电路正、负逻辑极性》的相关信息,《集成逻辑电路正、负逻辑极性》是由用户自行发布的知识型内容!下面请观看由(电工学习网 - www.9pbb.com)用户发布《集成逻辑电路正、负逻辑极性》的详细说明。
表(a)是7400/4在不同输入电平下的输出电平,L和H分别表示低电平和高电平。如果输入和输出端均采用正逻辑,则对应的真值表为表1(b)。表(c)是输入采用正逻辑,输出采用负逻辑时的真值表;表(d)是输入采用负逻辑、输出采用正逻辑时的真值表。由此可见,在采用不同逻辑约定的情况下,同一器件表现了不同的逻辑特性。

集成逻辑电路正、负逻辑极性
表 电平表及真值表

提醒:《集成逻辑电路正、负逻辑极性》最后刷新时间 2023-07-10 03:53:07,本站为公益型个人网站,仅供个人学习和记录信息,不进行任何商业性质的盈利。如果内容、图片资源失效或内容涉及侵权,请反馈至,我们会及时处理。本站只保证内容的可读性,无法保证真实性,《集成逻辑电路正、负逻辑极性》该内容的真实性请自行鉴别。